Quantique : le CMOS tient le choc à très basse température
Catégorie(s) : Actualités, Recherche
Publié le : 4 juin 2021
Comment des composants CMOS conçus pour fonctionner à l’ambiante se comportent-ils au voisinage du zéro absolu ? Le problème se pose pour les futurs circuits intégrés quantiques, où cohabiteront des dispositifs quantiques refroidis à 10 mK et des éléments électroniques classiques. Une équipe Irig – CEA-Leti a donc réalisé des circuits hybridant les deux technologies.
Elle a évalué dans un premier temps un circuit CMOS, le TIA* pour mesurer des courants de l’ordre du picoA. Verdict : celui-ci supporte le grand froid, même si sa bande passante ne dépasse pas 4 kHz.
Ce test a été mené en technologie FDSOI 28 nm. Il faudra améliorer le design afin d’augmenter la vitesse de mesure. Dans un second temps, les chercheurs évalueront d’autres circuits CMOS pour des applications dans le domaine du quantique.
Contact : louis.jansen@cea.fr
*amplificateur de trans-impédance classique